• 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03
    • / 16
    • 下载费用:20 金币  

    重庆时时彩收益: 带有匹配地址控制的多端口存储器.pdf

    摘要
    申请专利号:

    重庆时时彩单双窍门 www.4mum.com.cn CN201410016447.8

    申请日:

    2014.01.14

    公开号:

    CN103928049A

    公开日:

    2014.07.16

    当前法律状态:

    授权

    有效性:

    有权

    法律详情: 授权|||专利申请权的转移IPC(主分类):G11C 11/413登记生效日:20180228变更事项:申请人变更前权利人:飞思卡尔半导体公司变更后权利人:恩智浦美国有限公司变更事项:地址变更前权利人:美国得克萨斯变更后权利人:美国得克萨斯州|||实质审查的生效IPC(主分类):G11C 11/413申请日:20140114|||公开
    IPC分类号: G11C11/413 主分类号: G11C11/413
    申请人: 飞思卡尔半导体公司
    发明人: 里·H·派莱伊
    地址: 美国得克萨斯
    优先权: 2013.01.14 US 13/740,868
    专利代理机构: 中原信达知识产权代理有限责任公司 11219 代理人: 李佳;穆德骏
    PDF完整版下载: PDF下载
    法律状态
    申请(专利)号:

    CN201410016447.8

    授权公告号:

    |||||||||

    法律状态公告日:

    2018.07.03|||2018.03.20|||2016.02.17|||2014.07.16

    法律状态类型:

    授权|||专利申请权、专利权的转移|||实质审查的生效|||公开

    摘要

    公开了一种带有匹配地址控制的多端口存储器。在多端口SRAM中,第一位单元耦合于第一和第二字线以及第一和第二位线对。第二位单元耦合于所述第一和第二字线以及第三和第四位线对。第一数据线对通过第一开关逻辑耦合于所述第一位线对以及通过第二开关逻辑耦合于所述第三位线对,以及第二数据线对通过第三开关逻辑耦合于所述第二位线对以及通过第四开关逻辑耦合于所述第四位线对。如果第一和第二访问地址的至少一部分之间存在匹配,所述第三开关逻辑和第四开关逻辑的状态被设置为使得所述第二位线对和所述第四位线对保持从所述第二读/写数据线对解除耦合。

    权利要求书

    权利要求书
    1.  一种多端口静态随机存取存储器SRAM,包括:
    多个字线中的第一字线和第二字线;
    多个位线对中的第一位线对、第二位线对、第三位线对以及第四位线对;
    耦合于所述多个字线和所述多个位线对的位单元阵列,其中所述位单元阵列包括:
    第一位单元,所述第一位单元具有第一存储锁存器并且耦合于所述第一字线和所述第一位线对,以访问第一存储锁存器,以及耦合于所述第二字线和所述第二位线对,以访问所述第一存储锁存器;以及
    第二位单元,所述第二位单元具有第二存储锁存器并且耦合于所述第一字线和所述第三位线对,以访问第二存储锁存器,以及耦合于所述第二字线和所述第四位线对,以访问所述第二存储锁存器;以及
    用于访问所述位单元阵列的第一组多个读/写数据线对中的第一读/写数据线对、以及用于访问所述位单元阵列的第二组多个读/写数据线对中的第二读/写数据线对,其中:
    所述第一读/写数据线对经由第一开关逻辑耦合于所述第一位线对,以及经由第二开关逻辑耦合于所述第三位线对;以及
    所述第二读/写数据线对经由第三开关逻辑耦合于所述第二位线对,以及经由第四开关逻辑耦合于所述第四位线对;以及
    匹配检测器,所述匹配检测器基于第一访问地址的至少一部分是否与第二访问地址的至少一部分相匹配,来提供匹配指示,以及响应于所述匹配指示指出了匹配,所述第三开关逻辑和第四开关逻辑的状态被设置为使得所述第二位线对和所述第四位线对保持从所述第二读/写数据线对解除耦合。

    2.  根据权利要求1所述的多端口SRAM,还包括:
    耦合电路,其中,响应于所述匹配指示指出了匹配,所述耦合电路将所述第一读/写数据线对和第二读/写数据线对的真数据线彼此耦 合,并且将所述第一读/写数据线对和第二读/写数据线对的互补数据线彼此耦合。

    3.  根据权利要求2所述的多端口SRAM,其中所述耦合电路包括:
    第一晶体管,所述第一晶体管具有第一电流电极、第二电流电极和控制电极,所述第一电流电极被连接到所述第一读/写数据线对的所述真数据线,所述第二电流电极被连接到所述第二读/写数据线对的所述真数据线,以及所述控制电极被耦合以接收所述匹配指示;以及
    第二晶体管,所述第二晶体管具有第一电流电极、第二电流电极和控制电极,所述第一电流电极被连接到所述第一读/写数据线对的所述互补数据线,所述第二电流电极被连接到所述第二读/写数据线对的所述互补数据线,以及所述控制电极被耦合以接收所述匹配指示。

    4.  根据权利要求1所述的多端口SRAM,还包括:
    列解码电路,所述列解码电路响应于所述第一访问地址来提供第一列解码输出,以及响应于所述第二访问地址来提供第二列解码输出。

    5.  根据权利要求4所述的多端口SRAM,其中,响应于所述匹配指示未指出匹配,所述第一开关逻辑和第二开关逻辑的状态由所述第一列解码输出确定,使得所述第一位单元和第二位单元中的一个被所述第一读/写数据线对访问,以及所述第三开关逻辑和第四开关逻辑的状态由所述第二列解码输出确定,使得所述第一位单元和第二位单元中的一个被所述第二读/写数据线对访问。

    6.  根据权利要求4所述的多端口SRAM,其中,响应于所述匹配指示指出了匹配,所述第一开关逻辑和第二开关逻辑的状态由所述第一列解码输出确定,以及所述第三开关逻辑和第四开关逻辑的所述状态被设置为使得所述第二位线对和所述第四位线对保持从所述第二数据线对解除耦合,而与所述第二列解码输出的值无关。

    7.  根据权利要求1所述的多端口SRAM,还包括:
    第一读/写电路,所述第一读/写电路耦合于所述第一数据线对,使得当所述第一字线被选择的时候,所述第一数据线对基于所述第一开关逻辑和第二开关逻辑的状态,访问所述第一位单元或第二位单元中的一个;以及
    第二读/写电路,所述第二读/写电路耦合于所述第二数据线对,使得当所述第二字线被选择并且所述匹配指示未指出匹配的时候,所述第二数据线对基于所述第三开关逻辑和第四开关逻辑的状态,访问所述第一位单元或第二位单元中的一个。

    8.  根据权利要求1所述的多端口SRAM,还包括:
    第一行解码电路,所述第一行解码电路耦合于所述多个字线的第一子集并且包括所述第一字线,其中所述第一行解码电路基于所述第一访问地址来激活所述第一子集的字线;以及
    第二行解码电路,所述第二行解码电路耦合于所述多个字线的第二子集并且包括所述第二字线,其中所述第一子集和所述第二子集互相排斥。

    9.  根据权利要求8所述的多端口SRAM,其中:
    当所述匹配指示未指出匹配的时候,所述第二行解码电路基于所述第二访问地址,来激活所述第二子集的字线;以及
    当所述匹配指示指出了匹配的时候,所述第二行解码电路被禁用,在其中第二字线被禁用。

    10.  根据权利要求1所述的多端口SRAM,其中所述第一访问地址的所述至少一部分的特征在于第一行地址是从所述第一访问地址得出,以及所述第二访问地址的所述至少一部分的特征在于第二行地址是从所述第二访问地址得出。

    11.  根据权利要求1所述的多端口SRAM,其中当所述匹配指示未指出匹配的时候,所述第一组多个读/写数据线响应于所述第一访问地址,访问所述位单元阵列中的位单元的第一集合,以及所述第二组多个读/写数据线响应于所述第二访问地址,访问所述位单元阵列中的位单元的第二集合,位单元的所述第二集合与所述第一集合相互排斥。

    12.  根据权利要求1所述的多端口SRAM,其中访问所述第一组多个读/写数据线与访问所述第二组多个读/写数据线同时发生。

    13.  一种用于访问多端口静态随机存取存储器SRAM的方法,所述多端口静态随机存取存储器SRAM具有多个字线、多个位线对以及多个位单元,所述多个位单元耦合于所述多个字线和所述多个位线对,其中所述多个位单元中的每个耦合于所述多个位线对中的第一位线对和第二位线对以及所述多个字线中的第一字线和第二字线,所述方法包括:
    给所述多端口SRAM提供第一访问地址和第二访问地址;
    基于所述第一访问地址的至少一部分和所述第二访问地址的至少一部分之间的比较,提供匹配指示;
    如果所述匹配指示指出了匹配,则:
    去激活所述多个单元中每个位单元的所述第二字线;以及
    对于由所述第一访问地址选择的每个位单元,使用所述多端口SRAM的第一读/写数据线对,来访问使用了所述第一位线对和所述第一字线的所述位单元,同时将所述位单元的所述第二位线对从所述多端口SRAM的第二读/写数据线对解除耦合。

    14.  根据权利要求13所述的方法,其中如果所述匹配指示指出了匹配,则所述方法还包括:
    将所述第一读/写数据线对中的真读/写数据线耦合于所述第二读/写数据线对中的真读/写数据线;以及
    将所述第一读/写数据线对中的互补读/写数据线耦合于所述第二 读/写数据线对中的互补读/写数据线。

    15.  根据权利要求13所述的方法,其中,如果所述匹配指示未指出匹配,则所述方法还包括:
    对于由所述第一访问地址选择的每个位单元,使用所述第一读/写数据线对来执行对所述位单元的读或写访问;以及
    对于由所述第二访问地址选择的每个位单元,使用所述第二读/写数据线对来执行对所述位单元的读或写访问。

    16.  一种多端口静态随机存取存储器SRAM,包括:
    第一位单元,所述第一位单元具有第一存储锁存器并且耦合于第一字线、第一真位线和第一互补位线,以访问所述存储锁存器,以及耦合于第二字线、第二真位线和第二互补位线,以访问所述第一存储锁存器;
    第二位单元,所述第二位单元具有第二存储锁存器并且耦合于所述第一字线、第三真位线和第三互补位线,以访问所述第二存储锁存器,以及耦合于所述第二字线、第四真位线和第四互补位线,以访问所述第二存储锁存器;
    第一数据线对,其中所述第一真位线和第一互补位线以及第三位线和第三互补位线经由第一列解码电路耦合于所述第一数据线对,所述第一列解码电路响应于第一访问地址;
    第二数据线对,其中所述第二真位线和第二互补位线以及第四位线和第四互补位线经由第二列解码电路耦合于所述第二数据线对,所述第二列解码电路响应于第二访问地址;
    匹配检测器,所述匹配检测器基于从所述第一访问地址得出的第一行地址是否与从所述第二访问地址得出的的第二行地址相匹配,来提供匹配指示;以及
    解除耦合逻辑,所述解除耦合逻辑响应于所述匹配指示指出了匹配,来将所述第二列解码电路重载,使得所述第二真位线和所述第二互补位线保持从所述第二数据线对解除耦合,以及使得所述第四真位 线和所述第四互补位线保持从所述第二数据线对解除耦合。

    17.  根据权利要求16所述的多端口SRAM,还包括:
    耦合电路,所述耦合电路耦合于所述第一数据线对和第二数据线对之间,其中,响应于所述匹配指示指出了匹配,所述耦合电路将所述第一读/写数据线对和第二读/写数据线对中的真数据线彼此耦合,以及将所述第一读/写数据线对和第二读/写数据线对中的短互补数据线彼此耦合。

    18.  根据权利要求16所述的多端口SRAM,其中,响应于所述匹配指示未指出匹配,所述第一列解码电路基于所述第一访问地址,选择所述第一真位线和互补位线、或所述第三真位线和互补位线,以耦合于所述第一数据线对,以及所述第二列解码电路基于所述第二访问地址,选择所述第二真位线和互补位线、或所述第四真位线和互补位线,以耦合于所述第二数据线对。

    19.  根据权利要求16所述的多端口SRAM,还包括:
    第一读/写电路,所述第一读/写电路耦合于所述第一数据线对,使得当所述第一字线被选择的时候,所述第一数据线对能够从所述第一位单元或第二位单元中的一个读数据或将数据写到所述第一位单元或第二位单元中的一个;以及
    第二读/写电路,所述第二读/写电路耦合于所述第二数据线对,使得当所述第二字线被选择并且所述匹配指示未指出匹配的时候,所述第二数据线对能够从所述第一位单元或第二位单元中的一个读数据或将数据写到所述第一位单元或第二位单元中的一个。

    20.  根据权利要求16所述的多端口SRAM,还包括:
    第一行解码电路,所述第一行解码电路耦合于所述第一字线,其中所述第一行解码电路基于所述第一访问地址,选择性地激活所述第一字线;以及
    第二行解码电路,所述第二行解码电路耦合于所述第二字线,其中:
    当所述匹配指示指出了匹配的时候,所述第二行解码电路被去激活,使得将所述第二字线去激活,而与所述第二访问地址的值无关;以及
    当所述匹配指示未指出匹配的时候,所述第二行解码电路基于所述第二访问地址,选择性地激活所述第二字线。

    关 键 词:
    带有 匹配 地址 控制 多端 存储器
      专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    0条评论

    还可以输入200字符

    暂无评论,赶快抢占沙发吧。

    关于本文
    本文标题:带有匹配地址控制的多端口存储器.pdf
    链接地址://www.4mum.com.cn/p-6130283.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服客服 - 联系我们

    [email protected] 2017-2018 www.4mum.com.cn网站版权所有
    经营许可证编号:粤ICP备17046363号-1 
     


    收起
    展开
  • 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03