• 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03
    • / 14
    • 下载费用:30 金币  

    重庆时时彩官网登陆: 像素电路、显示装置及其驱动方法.pdf

    关 键 词:
    像素 电路 显示装置 及其 驱动 方法
      专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    摘要
    申请专利号:

    CN201510158292.6

    申请日:

    2015.04.03

    公开号:

    CN104715725A

    公开日:

    2015.06.17

    当前法律状态:

    驳回

    有效性:

    无权

    法律详情: 发明专利申请公布后的驳回IPC(主分类):G09G 3/32申请公布日:20150617|||实质审查的生效IPC(主分类):G09G 3/32申请日:20150403|||公开
    IPC分类号: G09G3/32 主分类号: G09G3/32
    申请人: 京东方科技集团股份有限公司
    发明人: 尹静文; 王俪蓉
    地址: 100015北京市朝阳区酒仙桥路10号
    优先权:
    专利代理机构: 北京天昊联合知识产权代理有限公司11112 代理人: 彭瑞欣; 陈源
    PDF完整版下载: PDF下载
    法律状态
    申请(专利)号:

    CN201510158292.6

    授权公告号:

    ||||||

    法律状态公告日:

    2018.06.08|||2015.07.15|||2015.06.17

    法律状态类型:

    发明专利申请公布后的驳回|||实质审查的生效|||公开

    摘要

    本发明提供一种像素电路,包括电源端、驱动薄膜晶体管、发光件、数据写入??楹痛娲⒛??,驱动薄膜晶体管的栅极与存储??榈牡谝欢讼嗔?,驱动薄膜晶体管的第一极与电源端相连,第二极与发光件的阳极相连,且驱动薄膜晶体管的第二极还与存储??榈牡诙讼嗔?,数据写入??橹辽僭诜⒐饨锥谓莸缪固峁└∧ぞ骞艿恼ぜ?,电源端能够在数据写入阶段之前提供低电平电压,存储??槟芄辉诘缭炊颂峁┑偷缙降缪故苯∧ぞ骞艿恼ぜ偷诙?,并且电源端能够在数据写入阶段以及数据写入阶段以后提供高电平。本发明还提供一种显示装置和一种驱动方法,所述显示装置显示时,发光件的亮度不会随驱动薄膜晶体管的阈值漂移而变化。

    权利要求书

    权利要求书
    1.  一种像素电路,所述像素电路包括电源端、驱动薄膜晶体管、发光件、数据写入??楹痛娲⒛??,其特征在于,所述驱动薄膜晶体管的栅极与所述存储??榈牡谝欢讼嗔?,所述驱动薄膜晶体管的第一极与所述电源端相连,所述驱动薄膜晶体管的第二极与所述发光件的阳极相连,且所述驱动薄膜晶体管的第二极还与所述存储??榈牡诙讼嗔?,所述数据写入??橛糜谠谑菪慈虢锥谓莸缪剐慈胨龃娲⒛??,所述存储??橛糜诖娲⑹菪慈虢锥蔚氖莸缪?,并至少在发光阶段将所述数据电压提供给所述驱动薄膜晶体管的栅极,所述电源端能够在数据写入阶段之前提供低电平电压,所述存储??槟芄辉谒龅缭炊颂峁┑偷缙降缪故苯銮∧ぞ骞艿恼ぜ偷诙?,以使得所述存储??榉诺绮⒋娲⑶∧ぞ骞艿你兄档缪?,并且所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平。

    2.  根据权利要求1所述的像素电路,其特征在于,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极用于与第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??榈牡谌讼嗔?。

    3.  根据权利要求2所述的像素电路,其特征在于,所述数据写入薄膜晶体管的第一极能够在所述数据写入阶段开始之前的复位阶段与参考电压线相连。

    4.  根据权利要求1至3中任意一项所述的像素电路,其特征在于,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述 第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极用于与第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连。

    5.  一种显示装置,所述显示装置包括电源,所述显示装置被划分为排列为多行多列的多个像素单元,每个所述像素单元内都设置有像素电路,其特征在于,所述像素电路为权利要求1所述的像素电路,所述电源的输出端与所述像素电路的电源端相连,所述电源能够在数据写入阶段之前提供低电平电压,所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平电压。

    6.  根据权利要求5所述的显示装置,其特征在于,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所述数据线与多列所述像素单元一一对应,每组所述栅线都包括第一栅线,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极与所述第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与所述数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??橄嗔?。

    7.  根据权利要求6所述的显示装置,其特征在于,所述显示装置还包括参考电压线,所述数据写入薄膜晶体管的第一极能够在所述数据写入阶段开始之前的复位阶段与所述参考电压线相连。

    8.  根据权利要求7所述的显示装置,其特征在于,所述参考电压线与所述数据线形成为一体。

    9.  根据权利要求5至8中任意一项所述的显示装置,其特征在于,每组所述栅线还包括第二栅线,所述存储??榘ǖ谝淮娲⒌缛?、 第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极与所述第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连。

    10.  一种显示装置的驱动方法,其特征在于,所述显示装置为权利要求5所述的显示装置,所述驱动方法包括多个显示周期,每个所述显示周期都包括数据写入阶段和发光阶段,所述驱动方法包括:
    在数据写入阶段之前,利用所述电源向所述电源端提供低电平,以使得所述存储??榉诺绮⒋娲⑺銮∧ぞ骞艿你兄档缪?;
    在数据写入阶段以及所述发光阶段向所述电源端提供高电平。

    11.  根据权利要求10所述的驱动方法,其特征在于,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所述数据线与多列所述像素单元一一对应,每组所述栅线都包括第一栅线,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极与所述第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与所述数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??橄嗔?,所述驱动方法包括:
    在所述数据写入阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供数据电压;
    在所述发光阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管关闭的电平,并通过所述数据线向所述薄膜晶体管的第二极提供数据电压。

    12.  根据权利要求11所述的驱动方法,其特征在于,所述驱动方法包括在所述数据写入阶段之前进行的:
    通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供参考电压。

    13.  根据权利要求10至12中任意一项所述的驱动方法,其特征在于,每组所述栅线还包括第二栅线,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极与所述第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连,其中,
    在所述数据写入阶段之前进行的阶段为复位及阈值电压采集阶段,在所述复位及阈值电压采集阶段向所述第二栅线提供使所述控制薄膜晶体管导通的电平;
    在所述数据写入阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平;
    在所述发光阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平。

    说明书

    说明书像素电路、显示装置及其驱动方法
    技术领域
    本发明涉及有机发光二极管显示领域,具体地,涉及一种像素电路、一种包括所述像素电路的显示装置和该显示装置的驱动方法。
    背景技术
    有机发光显示器是当今平板显示器研究领域的热点之一,与液晶显示器相比,有机发光二极管具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域,已经开始采用有机发光二极管显示面板取代传统的液晶显示面板。像素驱动电路设计是有源矩阵有机发光二极管显示面板(AMOLED)核心技术内容,具有重要的研究意义。
    与液晶面板中利用稳定的电压控制亮度不同,有机发光二极管属于电流驱动,需要稳定的电流来控制发光。
    图1中所示的是一种常用的2T1C像素电路,该像素电路包括存储电容C、驱动晶体管DTFT和开关晶体管T0。当扫描线扫描一行像素时,开关晶体管T0导通,数据写入信号(此处,数据写入信号为电压)写入存储电容C,该行扫描结束时,开关晶体管T0关闭,存储在存储电容C中的电压驱动所述驱动晶体管DTFT,使其产生电路驱动发光件OLED,保证发光件在一帧内持续发光。驱动晶体管DTFT的饱和电流为IOLED=K(VGS-Vth)2。其中,IOLED为驱动晶体管DTFT的饱和电流,VGS为驱动晶体管DTFT的栅源电压,Vth为驱动晶体管DTFT的阈值电压。
    由于工艺制程和器件老化等原因,各像素点的驱动晶体管的阈值电压存在不均匀性,这样就导致了流过每个像素点中有机发光二极管的电流发生变化使得显示亮度不均,从而影响整个图像的显示效果。
    因此,如何提高显示面板的亮度均匀性成为本领域亟待解决的技术问题。
    发明内容
    本发明的目的在于提供一种像素电路、一种包括该像素电路的的显示装置和该显示装置的驱动方法。包括所述像素电路的显示装置显示亮度均匀。
    为了实现上述目的,作为本发明的一个方面,提供一种像素电路,所述像素电路包括电源端、驱动薄膜晶体管、发光件、数据写入??楹痛娲⒛??,其中,所述驱动薄膜晶体管的栅极与所述存储??榈牡谝欢讼嗔?,所述驱动薄膜晶体管的第一极与所述电源端相连,所述驱动薄膜晶体管的第二极与所述发光件的阳极相连,且所述驱动薄膜晶体管的第二极还与所述存储??榈牡诙讼嗔?,所述数据写入??橛糜谠谑菪慈虢锥谓莸缪剐慈胨龃娲⒛??,所述存储??橛糜诖娲⑹菪慈虢锥蔚氖莸缪?,并至少在发光阶段将所述数据电压提供给所述驱动薄膜晶体管的栅极,所述电源端能够在数据写入阶段之前提供低电平电压,所述存储??槟芄辉谒龅缭炊颂峁┑偷缙降缪故苯銮∧ぞ骞艿恼ぜ偷诙?,以使得所述存储??榉诺绮⒋娲⑶∧ぞ骞艿你兄档缪?,并且所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平。
    优选地,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极用于与第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??榈牡谌讼嗔?。
    优选地,所述数据写入薄膜晶体管的第一极能够在所述数据写入阶段开始之前的复位阶段与参考电压线相连。
    优选地,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相 连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极用于与第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连。
    作为本发明的另一个方面,提供一种显示装置,所述显示装置包括电源,所述显示装置被划分为排列为多行多列的多个像素单元,每个所述像素单元内都设置有像素电路,其中,所述像素电路为本发明所提供的上述像素电路,所述电源的输出端与所述像素电路的电源端相连,所述电源能够在数据写入阶段之前提供低电平电压,所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平电压。
    优选地,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所述数据线与多列所述像素单元一一对应,每组所述栅线都包括第一栅线,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极与所述第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与所述数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??橄嗔?。
    优选地,所述显示装置还包括参考电压线,所述数据写入薄膜晶体管的第一极能够在所述数据写入阶段开始之前的复位阶段与所述参考电压线相连。
    优选地,所述参考电压线与所述数据线形成为一体。
    优选地,每组所述栅线还包括第二栅线,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极与所述第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连。
    作为本发明的再一个方面,提供一种显示装置的驱动方法,所 述显示装置为本发明所提供的上述显示装置,所述驱动方法包括多个显示周期,每个所述显示周期都包括数据写入阶段和发光阶段,所述驱动方法包括:
    在数据写入阶段之前,利用所述电源向所述电源端提供低电平,以使得所述存储??榉诺绮⒋娲⑺銮∧ぞ骞艿你兄档缪?;
    在数据写入阶段以及所述发光阶段向所述电源端提供高电平。
    优选地,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所述数据线与多列所述像素单元一一对应,每组所述栅线都包括第一栅线,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极与所述第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与所述数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??橄嗔?,所述驱动方法包括:
    在所述数据写入阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供数据电压;
    在所述发光阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管关闭的电平,并通过所述数据线向所述薄膜晶体管的第二极提供数据电压。
    优选地,所述驱动方法包括在所述数据写入阶段之前进行的:
    通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供参考电压。
    优选地,每组所述栅线还包括第二栅线,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极与所述第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管 的第二极与所述驱动薄膜晶体管的第二极相连,其中,
    在所述数据写入阶段之前进行的阶段为复位及阈值电压采集阶段,在所述复位及阈值电压采集阶段向所述第二栅线提供使所述控制薄膜晶体管导通的电平;
    在所述数据写入阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平;
    在所述发光阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平。
    在本发明所提供的像素电路中,消除了驱动晶体管的阈值电压漂移对流过发光件的电流的影响,可以提高包括所述像素电路的显示面板的亮度均匀性,并且使得所述显示面板在显示时不会产生残影等显示缺陷,进而优化显示面板的显示效果。
    附图说明
    附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
    图1是现有的2T1C像素电路的电路图;
    图2是本发明所提供的像素电路的??槭疽馔?;
    图3是本发明的优选实施方式所提供的像素电路的示意图;
    图4是驱动本发明所提供的像素电路时,各信号的时序图;
    图5是图3中所示的像素电路在复位及阈值采集阶段的等效电路图;
    图6是图3中所示的像素电路在数据写入阶段的等效电路图;
    图7是图3中所示的像素电路在发光阶段的等效电路图。
    附图标记说明
    T1:驱动薄膜晶体管      T2:控制薄膜晶体管
    T3:数据写入薄膜晶体管  C1:第一存储电容
    C2:第二存储电容        100:电源端
    200:存储???nbsp;  300:数据写入???
    S1:第一栅线    S2:第二栅线
    具体实施方式
    以下结合附图对本发明的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。
    如图2所示,作为本发明的一个方面,提供一种像素电路,所述像素电路包括电源端100、驱动薄膜晶体管T1、发光件400、数据写入???00和存储???00,其中,驱动薄膜晶体管T1的栅极与存储???00的第一端N1相连,驱动薄膜晶体管T1的第一极与电源端100相连,驱动薄膜晶体管T1的第二极与发光件400的阳极相连,且驱动薄膜晶体管T1的第二极还与存储???00的第二端N2相连,数据写入???00用于在数据写入阶段将数据电压Vdata写入存储???00,该存储???00用于存储数据写入阶段的数据电压Vdata,并至少在发光阶段将数据电压Vdata提供给驱动薄膜晶体管T1的栅极,电源端100能够在数据写入阶段之前提供低电平电压Vss,存储???00能够在电源端100提供低电平电压Vss时将驱动薄膜晶体管T1的栅极和该驱动薄膜晶体管T1的第二极连接,以使得所述存储电容放电并存储驱动薄膜晶体管的阈值电压,所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平,以使得发光件400发光。
    本领域技术人员应当理解的是,发光件400通常为有机发光二极管。并且,在显示装置中的像素电路的一个工作周期中,最后一个阶段是像素电路的发光阶段,而像素电路是连续工作的,在一个工作周期开始的时候,存储???00维持的是上一个工作周期结束时的状态。在上一个工作周期的最后一个阶段,为了使得像素电路在发光阶段发光,存储???00的第一端应当是使得驱动薄膜晶体管T1导通的高电平。在像素电路的下一个工作周期开始时(即,上文中所述的数据写入阶段之前),电源端100在数据写入阶段之前提供了低电平 电压Vss,因此,存储???00会通过驱动薄膜晶体管T1向电源端100放电,放电结束后,存储???00中存储的是电压与Vth+Vss相关联的电压,即,在放电结束后,存储???00的第一端N1的电压是Vth+Vss相关联的电压。其中,Vth为驱动薄膜晶体管T1的阈值电压,也就是说,在放电结束后,存储???00中存储了驱动薄膜晶体管T1的阈值电压。
    在数据写入阶段,通过数据写入???00将用于使像素电路中的发光件400发光的数据电压Vdata写入存储???00中,并且,在数据写入阶段,电源端100的电压为高电平电压Vdd,因此,整个像素电路并不会向电源端100放电,经过数据写入阶段后,存储???00中的电压为数据电压Vdata和存储???00的第一端N1的电压Vth+Vss的结合。
    在发光阶段,驱动薄膜晶体管T1产生的驱动电流I400满足以下公式:
    I400=0.5K(Vgs-Vth)2
    其中,K是与发光件自身有关的参数;
    Vgs是驱动薄膜晶体管的栅源电压;
    Vth是驱动薄膜晶体管的阈值电压。
    由于在第一个阶段,存储???00中存储了驱动薄膜晶体管T1的阈值电压Vth,在上述公式中又减去了驱动薄膜晶体管T1的阈值电压,因此,发光件400的驱动过电流变得与驱动薄膜晶体管T1的阈值电压无关,从而消除了驱动薄膜晶体管T1的阈值电压的漂移对像素电路造成的影响,进而提高了显示装置发光的稳定性。
    在本发明所提供的像素电路中,仅通过改变电源端100的输入电压就可以使得存储???00存储驱动薄膜晶体管T1的阈值电压,因此,无需在像素电路中设置专门的阈值电压补偿???,从而简化了像素电路的结构,提高了单个像素的开口率,并节约了制造显示装置的整体成本。
    在本发明中,对数据写入???00的具体结构并不做具体的限定,只要能够通过该数据写入???00写入使得发光件400发光的像 素电压Vdata即可。作为本发明的一种优选实施方式,如图3所示,数据写入???00可以包括数据写入薄膜晶体管T3,该数据写入薄膜晶体管T3的栅极用于与第一栅线S1相连,数据写入薄膜晶体管T3的第一极能够在数据写入阶段与数据线Data相连,数据写入薄膜晶体管T3的第二极与存储???00相连。
    第一栅线S1至少在数据写入阶段为数据写入薄膜晶体管T3的栅极提供使能信号,使得数据写入薄膜晶体管T3导通,因此,至少在数据写入阶段,数据电压Vdata通过数据写入薄膜晶体管T3被写入存储???00中。这种优选实施方式的数据写入??橹话ㄒ桓霰∧ぞ骞?即,数据写入薄膜晶体管T3),结构简单。
    为了进一步简化所述像素电路的结构,数据写入薄膜晶体管T3的第一极可以在所述数据写入阶段开始之前的复位阶段与参考电压线相连。因此,通过数据写入薄膜晶体管T3可以为存储???00提供复位用的参考电压Vref。
    在本发明中,对存储???00的具体结构也没有特殊的限定,只要能够满足上文中所述的,在数据写入阶段开始之前存储驱动薄膜晶体管T1的阈值电压Vth,并在数据写入阶段存储数据电压Vdata即可。作为一种优选的实施方式,如图3所示,存储???00可以包括第一存储电容C1、第二存储电容C2和控制薄膜晶体管T2,第一存储电容C1的第一端与数据写入???00的输出端N3相连,第一存储电容C1的第二端与驱动薄膜晶体管T1的栅极相连,第二存储电容C2的第一端与第一存储电容C1的第一端相连,第二存储电容C2的第二端接地,控制薄膜晶体管T2的栅极用于与第二栅线S2相连,控制薄膜晶体管T2的第一极与第一存储电容C1的第一端相连,控制薄膜晶体管T2的第二极与驱动薄膜晶体管T1的第二极相连。
    在具有上述结构的存储???00中,第一存储电容C1用于存储驱动薄膜晶体管T1的阈值电压Vth,第二存储电容C2用于存储数据电压Vdata。
    图3中所示的是本发明所提供的像素电路的优选实施方式,从图中可知,所述像素电路具有简单的3T2C结构,可以使得包括所述 像素电路的显示装置具有较高的开口率和较低的成本。
    作为本发明的另一个方面,提供一种显示装置,该显示装置包括电源,所述显示装置被划分为排列为多行多列的多个像素单元,每个所述像素单元内都设置有像素电路,其中,所述像素电路为本发明所提供的上述像素电路,所述电源的输出端与所述像素电路的电源端相连,所述电源能够在数据写入阶段之前提供低电平电压Vss,所述电源端能够在数据写入阶段以及数据写入阶段以后提供高电平电压Vdd。
    如上文中所述,由于所述电源在数据写入阶段之前提供了低电平电压Vss,因此,在速决写入阶段之前,像素电路的存储???00可以存储驱动薄膜晶体管T1的阈值电压Vth,从而使得发光件的发光阶段产生的驱动电流不受驱动薄膜晶体管T1的阈值电压Vth的影响。
    在显示装置进行显示时,通常需要对多行像素单元进行逐行扫描,然后通过数据线对各列像素单元提供灰阶信号(即,数据电压Vdata),相应地,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所述数据线与多列所述像素单元一一对应。在数据写入???00包括数据写入薄膜晶体管T3的具体实施方式中,多组所述栅线可以包括第一栅线S1,因此,数据写入薄膜晶体管T3的栅极与第一栅线S1相连,数据写入薄膜晶体管T3的第一极能够在数据写入阶段与数据线Data相连,数据写入薄膜晶体管T3的第二极与存储???00的第三端N3相连。
    在数据写入阶段,通过第一栅线S1向数据写入薄膜晶体管T3的栅极提供开启电压,使得数据写入薄膜晶体管T3导通,通过数据线Data提供的数据电压Vdata可以写入存储???00中。
    为了简化像素电路的结构,也可以利用数据写入???00向存储???00写入复位电压,在这种实施方式中,所述显示装置还包括参考电压线Ref,数据写入薄膜晶体管T3的第一极能够在所述数据写入阶段开始之前的复位阶段与参考电压线Ref相连。容易理解的是,在复位阶段,第一栅线S1仍然向数据写入薄膜晶体管T3的栅 极提供开启电压。
    为了简化显示装置的结构,优选地,如图2中所示,参考电压线Ref与数据线Data形成为一体。在数据写入阶段以及发光阶段,向数据线提供数据电压Vdata,在数据写入阶段之前的复位阶段,向数据线Data提供参考电压Vref,此时的数据线用作参考电压线Ref。
    在存储???00包括第一存储电容C1、第二存储电容C2和控制薄膜晶体管T2的实施方式中,每组所述栅线还包括第二栅线S2,控制薄膜晶体管T2的栅极与第二栅线S2相连。
    下面结合图4至图7介绍本图3中所提供的具有3T2C结构的像素电路的工作原理。
    如图4所示,所述像素电路的每个工作周期都包括三个阶段,即,复位及阈值电压采集阶段P1、数据写入阶段P2和发光阶段P3。
    在复位及阈值电压采集阶段P1,电源向电源端100提供低电平电压Vss,第一栅线S1接入高电平,第二栅线S2接入高电平,数据线用作参考电压线,接入参考电压Vref。
    图5至图7是像素电路在不同工作阶段时的等效电路图,灰色的部分表示断开不同单的部分。
    如图5中所示,驱动薄膜晶体管T1、数据写入薄膜晶体管T3以及控制薄膜晶体管T2均导通?;?,存储??榈牡谌薔3的电压为Vref,第二储存电容C2将会被复位,存储??榈牡谝欢薔1的电压因驱动薄膜晶体管T1形成了二极体连接而被放电到Vth+Vss,驱动薄膜晶体管T1的阈值电压Vth存储在第一存储电容C1中,此时发光件400处于截止状态,不发光。
    在数据写入阶段P2,电源向电源端100提供高电平电压Vdd,第一栅线S1接入高电平,第二栅线S2接入低电平,数据线用作数据线,接入数据电压Vdata。
    所以如图6所示,控制薄膜晶体管T2关闭,存储??榈牡谌薔3的电压因数据写入薄膜晶体管T3导通变为Vdata,数据电压Vdata存储在第二存储电容C2中,此时存储??榈牡谝欢薔1的电压也会有相应的电压抬升,变为Vdata+Vth+Vss-Vref。
    在发光阶段P3时,第一栅线S1和第二栅线S2都接入低电平,控制薄膜晶体管T2和数据写入薄膜晶体管T3都处于关闭状态。所以如图7所示,此时,驱动薄膜晶体管T1的第一极连接高电平电压Vdd,驱动薄膜晶体管T1的第二极电压为V400+Vss,其中V400为发光件400两端的跨压,因此驱动薄膜晶体管T1的栅源电压Vgs为Vdata+Vth-Vref-V400。如此一来,在发光阶段P3,驱动薄膜晶体管T1所产生的驱动电流I400可以表示为如下方程式:
    I400=0.5K×(Vgs-Vth)2=0.5K×(Vdata+Vth-Vref-V400-Vth)2
    =0.5K×(Vdata-Vref-Voled)2
    由此可知,发光件400的驱动电流与驱动薄膜晶体管T1的阈值电压无关。因此,在显示装置进行显示的过程中,发光件400的亮度不会因驱动薄膜晶体管T1的阈值电压的漂移而变得不均匀。
    并且,在整个显示过程中,驱动薄膜晶体管T1交替工作在正负偏置的状态,具体地,在复位及阈值电压采集阶段P1,驱动薄膜晶体管T1的第一极为漏极,第二极为源极,在发光阶段P3,驱动薄膜晶体管T1第一极为源极,第二极为漏极,也就是说在复位及阈值电压采集阶段P1和发光阶段P3,驱动薄膜晶体管T1的源极和漏极正好是相反的,从而减缓了驱动薄膜晶体管T1的阈值电压的漂移速度,并且,由于驱动电流I400与电源电压无关,因此发光件400的显示亮度不再受电源线电阻电压降(I-R Drop)的影响。
    本发明的显示装置可以为电视、电脑显示屏、手机、导航仪等。
    作为本发明的再一个方面,提供一种显示装置的驱动方法,所述显示装置为本发明所提供的上述显示装置,所述驱动方法包括多个显示周期,每个所述显示周期都包括数据写入阶段和发光阶段,所述驱动方法包括:
    在数据写入阶段之前,利用所述电源向所述电源端提供低电平,以使得所述存储??榉诺绮⒋娲⑺銮∧ぞ骞艿你兄档缪?;
    在数据写入阶段以及所述发光阶段向所述电源端提供高电平。
    作为本发明的一种优选实施方式,所述显示装置包括多组栅线和多条数据线,多组所述栅线与多行所述像素单元一一对应,多条所 述数据线与多列所述像素单元一一对应,每组所述栅线都包括第一栅线,所述数据写入??榘ㄊ菪慈氡∧ぞ骞?,所述数据写入薄膜晶体管的栅极与所述第一栅线相连,所述数据写入薄膜晶体管的第一极能够在数据写入阶段与所述数据线相连,所述数据写入薄膜晶体管的第二极与所述存储??橄嗔?。
    当所述显示装置具有上述结构时,所述驱动方法包括:
    在所述数据写入阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供数据电压;
    在所述发光阶段,通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管关闭的电平,并通过所述数据线向所述薄膜晶体管的第二极提供数据电压。
    优选地,所述驱动方法包括在所述数据写入阶段之前进行的:
    通过所述第一栅线向所述数据写入薄膜晶体管的栅极提供使所述数据写入薄膜晶体管导通的电平,并通过所述数据线向所述薄膜晶体管的第一极提供参考电压。
    所述显示装置可以具有以下结构:每组所述栅线还包括第二栅线,所述存储??榘ǖ谝淮娲⒌缛?、第二存储电容和控制薄膜晶体管,所述第一存储电容的第一端与所述数据写入??榈氖涑龆讼嗔?,所述第一存储电容的第二端与所述驱动薄膜晶体管的栅极相连,所述第二存储电容的第一端与所述第一存储电容的第一端相连,所述第二存储电容的第二端接地,所述控制薄膜晶体管的栅极与所述第二栅线相连,所述控制薄膜晶体管的第一极与所述第一存储电容的第一端相连,所述控制薄膜晶体管的第二极与所述驱动薄膜晶体管的第二极相连。
    当所述显示装置具有上述结构时,在所述数据写入阶段之前进行的阶段为复位及阈值电压采集阶段,在所述复位及阈值电压采集阶段向所述第二栅线提供使所述控制薄膜晶体管导通的电平;
    在所述数据写入阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平;
    在所述发光阶段,向所述第二栅线提供使所述控制薄膜晶体管关闭的电平。
    上文中已经结合附图详细描述了本发明所提供的驱动方法,这里不再赘述。
    可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的?;し段?。

    关于本文
    本文标题:像素电路、显示装置及其驱动方法.pdf
    链接地址://www.4mum.com.cn/p-5890736.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    [email protected] 2017-2018 www.4mum.com.cn网站版权所有
    经营许可证编号:粤ICP备17046363号-1 
     


    收起
    展开
  • 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03
  • 重庆时时开奖直播现场 七乐彩基本走势图分析 内蒙古快三技巧规律 pk10人工计划网页版 彩票365官方app下载 福彩双色球预测 河北时时走势图开奖 pk九码免费计划 福彩3d三胆是什么 七乐彩中奖规则 上海时时官网 欢乐生肖开奖历史 极速快三大小单双经验 福彩双色球网上投注 广东11选5任八稳赚技巧 江苏时时网址