• 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03
    • / 11
    • 下载费用:30 金币  

    重庆时时彩5星计划: 存储器写辅助.pdf

    关 键 词:
    存储器 辅助
      专利查询网所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    摘要
    申请专利号:

    CN201110166158.2

    申请日:

    2011.06.15

    公开号:

    CN102385905A

    公开日:

    2012.03.21

    当前法律状态:

    授权

    有效性:

    有权

    法律详情: 授权|||实质审查的生效IPC(主分类):G11C 7/12申请日:20110615|||公开
    IPC分类号: G11C7/12 主分类号: G11C7/12
    申请人: 台湾积体电路制造股份有限公司
    发明人: 吴瑞仁; 吕绍维; 罗国鸿; 李坤锡
    地址: 中国台湾新竹
    优先权: 2010.08.31 US 12/872,135
    专利代理机构: 北京德恒律师事务所 11306 代理人: 陆鑫;高雪琴
    PDF完整版下载: PDF下载
    法律状态
    申请(专利)号:

    CN201110166158.2

    授权公告号:

    102385905B||||||

    法律状态公告日:

    2014.09.24|||2012.05.02|||2012.03.21

    法律状态类型:

    授权|||实质审查的生效|||公开

    摘要

    一种存储器包括存储器单元、两条与存储器单元相连接的字线、两条与存储器单元相连接的位线、以及写辅助单元。当一条字线用于写操作、另一条字线用于读操作、两条字线同时生效时,写辅助单元被配置为将处于写操作的一条位线的数据传送给处于读操作的另一条位线。

    权利要求书

    1.一种存储器,包括:
    存储器单元;
    与所述存储器单元相连接的第一字线;
    与所述存储器单元相连接的第二字线;
    与所述存储器单元相连接的第一位线;
    与所述存储器单元相连接的第二位线;以及
    写辅助单元,
    其中,当所述第一字线用于写操作、所述第二字线用于读操作、以及
    所述第一字线和所述第二字线同时生效时,所述写辅助单元被配置为将处
    于写操作中的所述第一位线的数据传送给处于读操作中的所述第二位线。
    2.根据权利要求1所述的存储器,其中,所述写辅助单元包括与所述
    第一位线相连接的第一下拉电路,以及与所述第二位线相连接的第二下拉
    电路。
    3.根据权利要求2所述的存储器,其中,所述第一下拉电路包括第一
    NMOS晶体管和反相器,其中,所述第一位线与所述反相器相连接,所述
    反相器与所述第一NMOS晶体管的栅极相连接,并且所述第一NMOS晶体
    管的源极接地。
    4.根据权利要求3所述的存储器,其中,所述第一下拉电路进一步包
    括:第二NMOS晶体管,其中,所述第二NMOS晶体管的源极与所述第一
    NMOS晶体管的漏极相连接,并且所述第二NMOS晶体管的源极与所述第
    二位线相连接。
    5.根据权利要求2所述的存储器,其中,进一步包括与所述存储器相
    连接的第一位线条,其中,所述第二下拉电路包括第一NMOS晶体管和反
    相器,所述第一位线条与所述反相器相连接,所述反相器与所述第一NMOS
    晶体管的栅极相连接,并且所述第一NMOS晶体管的源极接地。
    6.根据权利要求5所述的存储器,其中,进一步包括第二位线条,其
    中,所述第二下拉电路进一步包括第二NMOS晶体管,所述第二NMOS
    晶体管的源极与所述第一NMOS晶体管的漏极相连接,并且所述第二
    NMOS晶体管的漏极与所述第二位线条相连接。
    7.根据权利要求1所述的存储器,其中,进一步包括字线检测电路,
    用于检测所述第一字线和所述第二字线同时生效的时间,以发送控制信号
    到所述写辅助单元。
    8.根据权利要求7所述的存储器,其中,所述字线检测电路包括NAND
    门和反相器,所述第一字线和所述第二字线与所述NAND门相连接。
    9.一种方法,包括:
    使与存储器单元相连接的第一字线生效,用于进行写操作;
    使与所述存储器单元相连接的第二字线生效,用于进行读操作;
    当所述第一字线和所述第二字线同时生效时,将与所述存储器单元相
    连接的处于所述写操作的第一位线的数据传送到与所述存储器单元相连接
    的处于所述读操作的第二位线。
    10.一种存储器,包括:
    存储器单元;
    与所述存储器单元相连接的第一字线;
    与所述存储器单元相连接的第二字线;
    与所述存储器单元相连接的第一位线;
    与所述存储器单元相连接的第二位线;
    写辅助单元;以及
    字线检测电路,用于检测所述第一字线和所述第二字线同时生效的时
    间,以发送控制信号给所述写辅助单元,
    其中,所述写辅助单元包括与所述第一位线相连接的第一下拉电路和
    与所述第二位线相连接的第二下拉电路,当所述第一字线用于写操作、所
    述第二字线用于读操作、以及所述第一字线和所述第二字线同时生效时,
    所述写辅助单元被配置为将处于写操作中的所述第一位线的数据传送给处
    于读操作中的所述第二位线。

    说明书

    存储器写辅助

    技术领域

    本公开总体涉及集成电路,更具体地,涉及存储器。

    背景技术

    传统的双端口存储器在一个端口处于写操作而另一个端口同时处于读
    操作的时候,会面临严重的最小VDD(最低工作电源电压)问题。在一些
    电路中,当字线上有时序偏差时,写操作就会失败,从而在写字线(A端
    口)和读字线(B端口)之间会出现时序重叠(读字线在写字线生效之后
    生效)。当两条字线同时生效(assert)时,写数据会被预充电中的读字线
    干扰。存储器的最小VDD也会受到通过两条字线在同一行中同步进行的A
    端口写访问和B端口读访问的限制。

    发明内容

    为解决上述问题,本发明提出了一种存储器,包括:存储器单元;与
    存储器单元相连接的第一字线;与存储器单元相连接的第二字线;与存储
    器单元相连接的第一位线;与存储器单元相连接的第二位线;以及写辅助
    单元,其中,当第一字线用于写操作、第二字线用于读操作、以及第一字
    线和第二字线同时生效时,写辅助单元被配置为将处于写操作中的第一位
    线的数据传送给处于读操作中的第二位线。

    此外,本发明还提出了一种方法,包括:使与存储器单元相连接的第
    一字线生效,用于进行写操作;使与存储器单元相连接的第二字线生效,
    用于进行读操作;当第一字线和第二字线同时生效时,将与存储器单元相
    连接的处于写操作的第一位线的数据传送到与存储器单元相连接的处于读
    操作的第二位线。

    其中,传送第一位线的数据包括,当第一位线是逻辑0时,拉低第二
    位线。

    其中,拉低第二位线包括使用与第一位线相连接的反相器打开与第二
    位线相连接的第一NMOS晶体管。

    其中,进一步包括,当第一字线和第二字线同时生效时,将与存储器
    单元相连接的处于写操作的第一位线条的数据传送给与存储器单元相连接
    的处于读操作的第二位线条。

    其中,传送第一位线条的数据包括,当第一位线条处于逻辑0时,拉
    低第二位线条。

    其中,拉低第二位线条包括使用与第一位线条相连接的反相器打开与
    第二位线条相连接的第一NMOS晶体管。

    其中,进一步包括,检测第一字线和第二字线同时生效的时间。

    其中,检测包括将第一字线和第二字线与NAND门相连接,以产生控
    制信号。

    其中,进一步包括将控制信号发送给写辅助单元,以开始传送第一位
    线的数据。

    此外,本发明还提出了一种存储器,包括:存储器单元;与存储器单
    元相连接的第一字线;与存储器单元相连接的第二字线;与存储器单元相
    连接的第一位线;与存储器单元相连接的第二位线;写辅助单元;以及字
    线检测电路,用于检测第一字线和第二字线同时生效的时间,以发送控制
    信号给写辅助单元,其中,写辅助单元包括与第一位线相连接的第一下拉
    电路和与第二位线相连接的第二下拉电路,当第一字线用于写操作、第二
    字线用于读操作、以及第一字线和第二字线同时生效时,写辅助单元被配
    置为将处于写操作中的第一位线的数据传送给处于读操作中的第二位线。

    其中,第一下拉电路包括第一NMOS晶体管、第二NMOS晶体管、和
    反相器,其中,第一位线与反相器相连接,反相器与第一NMOS晶体管的
    栅极相连接,第一NMOS晶体管的源极接地,NMOS晶体管的源极与第一
    NMOS晶体管的漏极相连接,并且第二NMOS晶体管的源极与第二位线相
    连接。

    其中,字线检测电路包括NAND门和反相器,并且其中,第一字线和
    第二字线与NAND门相连接。

    附图说明

    现在将结合附图所进行的以下描述作为参考,其中:

    图1是示出了在其上可以根据一些实施例使用写辅助电路的示例性双
    端口存储器单元示意图;

    图2是示出了根据一些实施例的示例性写辅助电路的示意图;

    图3是示出了根据一些实施例的图2中的写辅助电路的示例性布图设
    计;以及

    图4是根据一些实施例的图2中的写辅助电路的方法的流程图。

    具体实施方式

    下面,详细讨论本发明优选实施例的制造和使用。然而,应该理解,
    本发明提供了许多可以在各种具体环境中实现的可应用的概念。所讨论的
    具体实施例仅仅示出制造和使用本发明的具体方式,而不用于限制本公开
    的范围。

    图1是示出了在其上可以根据一些实施例使用写辅助电路的示例性双
    端口存储器单元示意图。PMOS晶体管P1和P2以及NMOS晶体管N1和
    N2保存存储器单元100中的数据。NMOS晶体管N3、N4、N5、和N6用
    作通过A位线(A_BL)、A位线条(A_BLB,A?bit?line?bar)、B位线(B_BL)、
    以及B位线条(B_BLB),为端口A和端口B访问存储器单元100。两条
    字线WLA和WLB与NMOS晶体管N3、N4、N5、和N6的栅极相连接,
    用来控制访问。

    图2是示出了根据一些实施例的示例性写辅助电路200的示意图。写
    辅助电路200示出了字线检测电路202和写辅助单元204。字线检测电路
    202具有与反相器208相连接的NAND门206。NAND门206具有两条字
    线信号WLA和WLB、以及命中(Hit)信号作为其输入。

    如果A端口行地址和B端口行地址相同,Hit信号生效(逻辑1)。因
    而,当双端口行地址相同(即,访问同一行)时,可以使能写辅助单元。
    这是因为当两个端口同时访问同一行时会产生写干扰问题。写辅助单元204
    具有八个晶体管,即六个NMOS晶体管(N11、N12、N13、N14,以及反
    相器210和212中的两条)和两条PMOS晶体管(反相器210和212中)。
    其他实施例可以具有不同数量的晶体管。

    当WLA和WLB具有逻辑1时,来自字线检测电路202的信号214是
    逻辑1。例如,当在WLB上有小的时序偏差时该情况就会发生,其中,
    WLB在WLA生效用于写操作(通过A_BL)之后生效,用于读操作(通
    过B_BL),这会导致同时生效的两条字线产生时序重叠。

    当信号214是逻辑1时,NMOS晶体管N11和N13打开。假设位线A
    (A_BL)处于写0操作并且如信号218所示变为逻辑0,反相器212的输
    出如信号220所示变为逻辑1,并且打开NMOS晶体管N12并将与串联起
    来的NMOS晶体管N11和N12相连接的位线B(B_BL)拉低到逻辑0。
    因此,一条位线的写数据(即,A_BL上的逻辑0)被传输到另一位线(即,
    B_BL),而不会再通过另一端口的读操作(即,B_BL)对于一个端口的
    写数据(即,A_BL上的逻辑0)进行干扰。

    如果A_BL处于写1操作并且变为逻辑1,则反相器的输出变为逻辑0
    以关闭N12,这样,B_BL没有被拉低并且在用于B_BL读操作的预充电之
    后,继续保持逻辑1。如上所述,A_BLB和B_BLB的操作与A_BL和B_BL
    相似,除了A_BLB的逻辑值与A_BL相反,而B_BLB的逻辑值与B_BL
    相反。

    写辅助单元204将A端口(例如,A_BL)的写数据驱动到B端口(例
    如,B_BL),从而在读干扰写发生的任何时间,改进存储器的写入容限(write?
    margin)。写辅助单元204通过降低由同时的读操作导致的写操作干扰而
    改进(减小)最小VDD。例如,在一个实施例中,没有写辅助单元204的
    存储器中的最小VDD是大约1V,而具有写辅助单元204的存储器中的最
    小VDD是大约0.93V。在另一个实施例中,随着NMOS晶体管N?11、N12、
    N13、和N14的尺寸(例如,宽度)增加,最小VDD进一步降低。

    图3是示出了根据一些实施例的用于图2中的写辅助电路的示例性布
    图设计。写辅助单元302和304与具有位线A_BL和B_BL以及位线条
    A_BLB和B_BLB的存储器阵列306相连接。当访问存储器阵列306时,
    复用器(MUX)308和310与位线信号和位线条信号相连接。

    当与存储器阵列306的公共行(例如,当Hit信号生效时)相连接的
    两条字线(例如,WLA和WLB)同时生效时,表示检测的字线检测信号
    (WL?det)与写辅助单元302和304相连接。当在B_BL(或者B_BLB)
    上写并且在A_BL(或者A_BLB)上读的时候,写辅助单元302降低了写
    干扰。当在A_BL(或者A_BLB)上写并且在B_BL(或者B_BLB)上读
    的时候,写辅助单元304降低了写干扰。

    写辅助单元302和304置于两条位线(即,A_BL和B_BL)和两条位
    线条(即,A_BLB和B_BLB)(A端口和B端口)的列边缘(column?edge)
    中。存储器300的最小VDD低于不具有写辅助单元302和304的传统电路,
    但是,因为在同一列中具有共同的位线和位线条的存储阵列306中的存储
    单元共用写辅助单元302和304,所以不会有巨大的面积危害(area?
    penalty)。写辅助单元302和304也可以设计为存储器布图设计中虚拟边
    缘单元(dummy?edge?cells)的一部分,以使得面积危害小于1%。

    图4是根据一些实施例的用于图2中的写辅助电路的方法的流程图。
    在步骤402中,第一字线(例如,WLA,与存储器相连接)生效用于写操
    作(例如,写0操作)。在步骤404中,第二字线(例如,WLB,与存储
    器相连接)生效用于读操作。在步骤406中,当第一字线(例如,WLA)
    和第二字线(例如,WLB)同时生效时,第一位线(例如,A_BL,与处于
    写操作(例如,写0操作)中的存储器相连接)的数据传送到第二位线(例
    如,B_BL,与处于读操作的存储器相连接)。

    在一些实施例中,第一位线(例如,A_BL)传送数据包括,当第一位
    线(例如,A_BL)处于逻辑0时,将第二位线(例如,B_BL)拉低。并
    且,将第二位线(例如,B_BL)拉低可以包括,使用与第一位线(例如,
    A_BL)相连接的反相器(例如,212)打开与第二位线(例如,B_BL)相
    连接的第一NMOS晶体管(例如,N12)。

    在一些实施例中,该方法可以进一步包括当第一字线(例如,WLA)
    和第二字线(WLB)同时生效时,将与处于写操作中的存储器单元相连接
    的第一位线条(例如,A_BLB)中的数据传送到与处于读操作中的存储器
    单元相连接的第二位线条(例如,B_BLB)中。

    在一些实施例中,第一位线条(例如,A_BLB)传送数据包括,当第
    一位线条(例如,A_BLB)处于逻辑0时,将第二位线条(例如,B_BLB)
    拉低。拉低第二位线条(例如,B_BLB)可以包括使用与第一位线条(例
    如,A_BLB)相连接的反相器(例如,210)打开与第二位线条(例如,
    B_BLB)相连接的第一NMOS晶体管(例如,N14)。

    在一些实施例中,该方法可以进一步包括,当第一字线(例如,WLA)
    和第二字线(例如,WLB)同时生效时,进行检测。该检测可以包括将第
    一字线(例如,WLA)和第二字线(例如,WLB)与NAND门(例如,
    206)相连接,以产生控制信号。该方法可以进一步包括将控制信号发送给
    写辅助单元(例如,204),以开始传送第一位线(例如,A_BL)的数据。

    在一些实施例中,存储器包括存储器单元、与存储器单元相连接的两
    条字线、与存储器单元相连接的两条位线、以及写辅助单元。当一条字线
    用于写操作,另一条字线用于读操作,两条字线同时生效时,将写辅助单
    元配置为将处于写操作的一条位线的数据传送给处于读操作的另一条位
    线。

    在一些实施例中,用于存储器的方法包括使得用于写操作的与存储器
    相连接的第一字线生效。使得用于读操作的与存储器相连接的第二子线生
    效。当第一字线和第二子线同时生效时,与处于读操作的存储器相连接的
    第一位线的数据传送到与处于写操作的存储器单元相连接的第二位线。

    本领域普通技术人员将会了解,本公开的实施例会有许多变化。尽管
    已经详细地描述了本发明及其优势,但应该理解,可以在不背离所附权利
    要求限定的本发明主旨和范围的情况下,做各种不同的改变,替换和更改。
    而且,本申请的范围并不仅限于本说明书中描述的工艺、机器、制造、材
    料组分、装置、方法和步骤的特定实施例。作为本领域普通技术人员应理
    解,通过本发明,现有的或今后开发的用于执行与根据本发明所采用的所
    述相应实施例基本相同的功能或获得基本相同结果的工艺、机器、制造,
    材料组分、装置、方法或步骤根据本发明可以被使用。因此,所附权利要
    求应该包括在这样的工艺、机器、制造、材料组分、装置、方法或步骤的
    范围内。此外,每条权利要求构成单独的实施例,并且多个权利要求和实
    施例的组合在本发明的范围内。

    上述方法示出了示例性步骤,但是这些示例性步骤并不需要按顺序进
    行示出。步骤可以根据本公开的实施例的精神和范围,适当增加、替换、
    改变顺序、和/或删除。不同权利要求和/或不同实施例的组合实施例在本公
    开的范围内并且对于本领域普通技术人员来说,在阅读完本公开之后将会
    是显而易见的。

    关于本文
    本文标题:存储器写辅助.pdf
    链接地址://www.4mum.com.cn/p-5817480.html
    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    [email protected] 2017-2018 www.4mum.com.cn网站版权所有
    经营许可证编号:粤ICP备17046363号-1 
     


    收起
    展开
  • 四川郎酒股份有限公司获第十二届人民企业社会责任奖年度环保奖 2019-05-13
  • 银保监会新规剑指大企业多头融资和过度融资 2019-05-12
  • 韩国再提4国联合申办世界杯 中国网友无视:我们自己来 2019-05-11
  • 中国人为什么一定要买房? 2019-05-11
  • 十九大精神进校园:风正扬帆当有为 勇做时代弄潮儿 2019-05-10
  • 粽叶飘香幸福邻里——廊坊市举办“我们的节日·端午”主题活动 2019-05-09
  • 太原设禁鸣路段 设备在测试中 2019-05-09
  • 拜耳医药保健有限公司获第十二届人民企业社会责任奖年度企业奖 2019-05-08
  • “港独”没出路!“梁天琦们”该醒醒了 2019-05-07
  • 陈卫平:中国文化内涵包含三方面 文化复兴表现在其中 2019-05-06
  • 人民日报客户端辟谣:“合成军装照”产品请放心使用 2019-05-05
  • 【十九大·理论新视野】为什么要“建设现代化经济体系”?   2019-05-04
  • 聚焦2017年乌鲁木齐市老城区改造提升工程 2019-05-04
  • 【专家谈】上合组织——构建区域命运共同体的有力实践者 2019-05-03
  • 【华商侃车NO.192】 亲!楼市火爆,别忘了买车位啊! 2019-05-03
  • 最好股票推荐 股票分析师证怎么考 南宁专业股票配资 股票行情今天大盘走势今天 股票融资融券实盘操作 股票分析报告3000字 股票涨跌有哪些规律 炒股流程 股票投资公司 股票融资买入的利息 股票指数期货交割 创业板股票一览表 加盟股票配资公司 股票推荐每日一股9月6日 000001上证指数新浪行情 股票配资业务怎么做